HDL Code Generation and Verification

 

Einstieg in die HDL-Codegenerierung

Diese Ressourcen bieten einen Lernweg, mit dem Ingenieure sich die Generierung von HDL-Code aus Simulink®-Blöcken, MATLAB®-Code und Stateflow®-Diagrammen aneignen können. Das Programm bietet eine Vielzahl von Ressourcen wie Videos, Schulungen zum Selbststudium, Webinare und Lehrveranstaltungen vor Ort.

Grundlagen von MATLAB und Simulink

Erlernen Sie die Grundlagen von MATLAB in diesem kostenlosen zweistündigen Einführungs-Tutorial zu häufig verwendeten Funktionen und Workflows.

Onlineschulung

Erlernen Sie in diesem kostenlosen dreistündigen Einführungs-Tutorial die Grundlagen zum Erstellen, Bearbeiten und Simulieren von Modellen in Simulink.

Onlineschulung

Sehen Sie sich an, wie Sie mit Simulink eine Reihe unterschiedlicher zeitvariabler Systeme entwerfen, simulieren, implementieren und testen können.

Aufgezeichnetes Webinar

Dieser dreitägige Kurs bietet eine gründliche Einführung in die MATLAB-Umgebung für technische Berechnungen.

Schulung online und durch Dozenten

Dieser zweitägige Kurs richtet sich an Ingenieure, die noch nicht mit der Modellierung von Systemen und Algorithmen in Simulink® vertraut sind.

Schulung durch Dozenten

Erfahren Sie mehr über Model-Based Design und darüber, wie Sie mit Simulink Blockdiagramme und einfache Modelle erstellen können.

Dokumentation

Modellierung und Implementierung für FPGA- und ASIC-Hardware

Nutzen Sie die Stärken von MATLAB und Simulink, um einen Algorithmus auf Hardware zu implementieren.

Videodemo

Erfahren Sie, wie Sie Gleitkomma-Designs für Signalverarbeitungs- und Kommunikationssysteme in effiziente Festkomma-Implementierungen auf FPGAs umwandeln können.

Aufgezeichnetes Webinar

Generierung von Target-unabhängigen synthetisierbaren VHDL- oder Verilog-Code direkt aus Gleitkomma-Modellen mit einfacher Genauigkeit.

Videodemo

Erfahren Sie, wie Sie die FPGA- und ASIC-Implementierung und -Verifikation mit dem Design auf Systemebene in Simulink verknüpfen können, indem Sie HDL Coder™ und HDL Verifier™ nutzen.

Aufgezeichnetes Webinar

Dieses Tutorial führt Sie durch die notwendigen Schritte für die Implementierung eines MATLAB-Algorithmus auf FPGA-Hardware.

Dokumente und Beispiele

Diese Leitlinien helfen Ihnen beim Einstieg in die Nutzung von HDL Coder für Ihr Design. Sie enthalten auch Beispiele zur Veranschaulichung ausgewählter Konzepte.

Dokumente und Beispiele

Dieser dreitägige Kurs vermittelt Grundlagen der digitalen Signalverarbeitung (DSP) aus der Perspektive der Implementierung auf FPGAs.

Schulung durch Dozenten

Dieser zweitägige Kurs zeigt, wie Sie mithilfe von HDL Coder und HDL Verifier HDL-Code aus einem Simulink-Modell generieren und verifizieren können.

Schulung durch Dozenten

Verifikation von VHDL und Verilog

Generieren Sie SystemVerilog DPI-Komponenten, um die Erstellung von Verifikationsumgebungen zu beschleunigen und Fehler bei der Kosimulation von MATLAB oder Simulink und der HDL-Simulation zu debuggen. Lernen Sie, wie Fehler wesentlich früher durch eine umfassende Zusammenarbeit behoben werden können.

Aufgezeichnetes Webinar

Generierung eines SystemVerilog DPI-C-Referenzmodells für den Einsatz in einer UVM-Simulation aus MATLAB mit HDL Verifier.

Videodemo

Verwenden Sie HDL Verifier, um manuell geschriebenen oder vorhandenen VHDL- oder Verilog-Code für die Kosimulation mit Simulink zu importieren.

Videodemo

Führen Sie die FPGA-basierte Verifikation mit benutzerdefinierten Platinen unter Verwendung von MATLAB und Simulink als Testbenches durch.

Videodemo

Analyse von internen Signale an FPGAs im Freilaufmodus direkt in MATLAB oder Simulink.

Videodemo

MATLAB als AXI-Master in HDL Verifier bietet innerhalb einer MATLAB-Sitzung Lese-/Schreibzugriff auf Arbeitsspeicherorte auf Xilinx®-FPGAs und Zynq®-SoC-Boards. Sehen Sie sich an, wie damit ein von HDL Coder generierter IP-Core auf einem Xilinx Kintex®-7-FPGA gesteuert werden kann.

Videodemo

MATLAB als AXI-Master in HDL Verifier bietet innerhalb einer MATLAB-Sitzung Lese-/Schreibzugriff auf Arbeitsspeicherorte auf Intel®-FPGAs und -SoC-Boards. Sehen Sie sich an, wie damit ein von HDL Coder generierter IP-Core auf einem Intel MAX® 10-FPGA gesteuert werden kann.

Videodemo

Themen zu System-on-a-Chip (SoC) und speziellen Anwendungsbereichen

Verwendung von MATLAB und Simulink, um Intel SoC FPGAs in einem Prototype-Workflow zu programmieren.

Videodemo

Erfahren Sie, wie Sie mit MATLAB und Simulink Kommunikationsalgorithmen auf Zynq- und AD9361-basierten Produktionsplattformen modellieren, simulieren, testen und bereitstellen können.

Aufgezeichnetes Webinar

Verifizieren der RF-Leistung von Xilinx RFSoC mit MATLAB und Simulink.

Videodemo

Lernen Sie die Askpekte, den Workflow und die Techniken für die Verwendung von FPGAs als Zielhardware für einen Bildverarbeitungsalgorithmus kennen.

Videoreihe

Ziel dieses Webinars ist es, einen Überblick über die Echtzeit-Simulations- und Testlösung (RTST) von MathWorks und Speedgoat für RCP/HIL zu geben. Übernehmen Sie Ihr Regelungs-Design aus einer Desktop-Simulation und testen Sie es in Echtzeit mit Hardware und I/O.

Aufgezeichnetes Webinar

Sehen Sie sich dieses Video einer Hardware-in-the-Loop (HIL)-Simulation eines Motors und Wechselrichters an, die auf einem FPGA mit einem Zeitschritt von 1 µs ausgeführt wird.

Aufgezeichnetes Webinar

Dieser praxisbezogene zweitägige Kurs konzentriert sich auf die Entwicklung und Konfiguration von Modellen in Simulink und auf die Implementierung auf Xilinx Zynq-7000 All Programmable SoCs.

Schulung durch Dozenten

Dieser praxisbezogene, eintägige Kurs konzentriert sich auf die Modellierung von Designs auf der Grundlage von Software-Defined Radio in MATLAB und Simulink sowie deren Konfiguration und Bereitstellung auf dem HF-SOM (System on Module) von Analog Devices (ADI).

Schulung durch Dozenten