Le développement de nouveaux designs FPGA et ASIC implique l'implémentation de nouveaux algorithmes, ce qui pose des problèmes de vérification aux développeurs d'algorithmes, aux designers de hardware et aux ingénieurs en vérification.

Lisez cet e-book pour découvrir comment relever les défis liés à la vérification et réduire l'effort de développement en utilisant MATLAB® et Simulink® pour :

  • Créer des modèles de référence 
  • Utiliser des modèles de référence pour la vérification du design
  • Tester l'implémentation d'algorithmes sur des cartes de développement FPGA
  • Utiliser une approche top-down pour le design et la vérification des designs analogiques/à signaux mixtes
  • Adopter les workflows de certification DO-254 et ISO 26262 pour répondre aux exigences de sécurité fonctionnelle