External Cleanup PLL Closed-Loop Stability Analysis and Phase Noise Consideration
Don Pakbaz, Global Foundries
Don Pakbaz describes the analysis of an external Phase-Locked Loop (PLL) used as a cleanup PLL with High-Speed Serial (HSS) link to calculate system overall peaking and stability for three PLLs chained. The frequency domain transfer function of PLLs are modeled using hardware data and RF Toolbox™. The transfer function of PLLs then cascaded to calculate phase margin and gain margin using Control System Toolbox™. Time domain step response and jitter of overall system also evaluated using MATLAB® and Simulink®.
Published: 16 Mar 2018
Featured Product
RF Toolbox
Up Next:
Related Videos:
Sélectionner un site web
Choisissez un site web pour accéder au contenu traduit dans votre langue (lorsqu'il est disponible) et voir les événements et les offres locales. D’après votre position, nous vous recommandons de sélectionner la région suivante : .
Vous pouvez également sélectionner un site web dans la liste suivante :
Comment optimiser les performances du site
Pour optimiser les performances du site, sélectionnez la région Chine (en chinois ou en anglais). Les sites de MathWorks pour les autres pays ne sont pas optimisés pour les visites provenant de votre région.
Amériques
- América Latina (Español)
- Canada (English)
- United States (English)
Europe
- Belgium (English)
- Denmark (English)
- Deutschland (Deutsch)
- España (Español)
- Finland (English)
- France (Français)
- Ireland (English)
- Italia (Italiano)
- Luxembourg (English)
- Netherlands (English)
- Norway (English)
- Österreich (Deutsch)
- Portugal (English)
- Sweden (English)
- Switzerland
- United Kingdom (English)
Asie-Pacifique
- Australia (English)
- India (English)
- New Zealand (English)
- 中国
- 日本Japanese (日本語)
- 한국Korean (한국어)