DSP HDL Toolbox

BEDEUTENDES UPDATE

 

DSP HDL Toolbox

Anwendungsentwicklung für die digitale Signalverarbeitung für FPGAs, ASICs und SoCs

Entwurf, Modellierung Simulation von DSP-Anwendungen für FPGAs, ASICs und SoCs.
Eine Bibliothek mit Blöcken der DSP HDL Toolbox

DSP-HDL-Blöcke

Wählen Sie aus verschiedenen Hardware-verifizierten optimierten Bibliotheksblöcken aus, um DSP-Filter und -Transformationen auf Hardware zu implementieren.

Mit dem Channel Synthesizer-Block in ein Breitbandsignal synthetisierte Signalreihe

Algorithmen mit hohem Durchsatz

Erkunden Sie Durchsatzoptionen im Bereich von Gigasamples pro Sekunde (GS/s), indem Sie einfach die Parallelisierung der Eingangsdaten verändern und eine zu unterstützende Architektur angeben.

Verschiedene Entwurfsansätze untersuchen

Erkunden Sie mithilfe integrierter Blockparameter serielle und parallele Entwurfsoptionen zum Vergleich hinsichtlich Energie, Durchsatz und Ressourcennutzung für verschiedene konfigurierbare Architekturoptionen.

Modell eines mit Blöcken der DSP HDL Toolbox erstellten Digital Down-Converter.

Referenzanwendungen

Modellieren, simulieren und implementieren Sie Radar-, Funk- und andere praktische Anwendungen, die eine hohe Verarbeitungsgeschwindigkeit auf FPGAs und SoCs benötigen.

Generierung von HDL-Code mit HDL Coder und Bereitstellung von Entwürfen mit Hardware-Unterstützungspaketen

DSP-Algorithmus-Prototyping auf FPGAs, ASICs und SoCs

Beschleunigen Sie mithilfe hardwareerprobter Blöcke und HDL Coder die Entwicklung von Anwendungen bis zum Prototyping auf beliebigen FPGA-Plattformen.

Datenaustausch zwischen Simulink und HDL Simulator mit HDL Verifier

Verifikation von HDL-Entwürfen durch Co-Simulation

Mit HDL Verifier verifizieren Sie Ihre generierte HDL auf einem unterstützten EDA-Simulator oder einem FPGA-Entwicklungskit, das an Ihre MATLAB- oder Simulink-Testumgebung angeschlossen ist.

Interessiert an DSP HDL Toolbox?