Die DSP HDL Toolbox stellt vorab verifizierte, hardwarefähige Simulink®-Blöcke und MATLAB-Algorithmen zur Entwicklung von Signalverarbeitungsanwendungen wie Funk, Radar, Audio und Sensorverarbeitung zur Verfügung. Die Toolbox enthält Referenzanwendungen, die die Entwicklung komplexer Subsysteme demonstrieren.
Sie können DSP-Algorithmus-Hardwarearchitekturen modellieren, untersuchen und simulieren und dabei die verschiedenen Möglichkeiten der Ressourcennutzung, des Energieverbrauchs und des GSPS-Durchsatzes durch Unterstützung für serielle und parallele Verarbeitung bewerten. Mit der interaktiven DSP HDL IP Designer-App können Sie Eingangsstimuli anpassen und Ports und Eigenschaften von DSP-Algorithmen direkt konfigurieren. Sie können lesbaren, synthetisierbaren Code aus den Algorithmen in VHDL® und Verilog® (mit HDL Coder) und SystemVerilog DPI-Verifikationskomponenten (mit HDL Verifier) erzeugen.
DSP-HDL-Blöcke
Wählen Sie aus verschiedenen Hardware-verifizierten optimierten Bibliotheksblöcken aus, um DSP-Filter und -Transformationen auf Hardware zu implementieren.
Algorithmen mit hohem Durchsatz
Erkunden Sie Durchsatzoptionen im Bereich von Gigasamples pro Sekunde (GS/s), indem Sie einfach die Parallelisierung der Eingangsdaten verändern und eine zu unterstützende Architektur angeben.
Verschiedene Entwurfsansätze untersuchen
Erkunden Sie mithilfe integrierter Blockparameter serielle und parallele Entwurfsoptionen zum Vergleich hinsichtlich Energie, Durchsatz und Ressourcennutzung für verschiedene konfigurierbare Architekturoptionen.
Referenzanwendungen
Modellieren, simulieren und implementieren Sie Radar-, Funk- und andere praktische Anwendungen, die eine hohe Verarbeitungsgeschwindigkeit auf FPGAs und SoCs benötigen.
DSP-Algorithmus-Prototyping auf FPGAs, ASICs und SoCs
Beschleunigen Sie mithilfe hardwareerprobter Blöcke und HDL Coder die Entwicklung von Anwendungen bis zum Prototyping auf beliebigen FPGA-Plattformen.
Verifikation von HDL-Entwürfen durch Co-Simulation
Mit HDL Verifier verifizieren Sie Ihre generierte HDL auf einem unterstützten EDA-Simulator oder einem FPGA-Entwicklungskit, das an Ihre MATLAB- oder Simulink-Testumgebung angeschlossen ist.